专利名称:信息收集装置和信息收集分析系统的制作方法
技术领域:
本发明涉及测定各种电子仪器中用于电子电路的开发、调试、维修等的各部分的信号,并对其进行逻辑分析等的信息收集装置和信息收集分析系统。
背景技术:
现有的这种逻辑分析机通过所要测定的电子电路的各部中的数字信号作为逻辑信号被输入,把这些逻辑信号收入设定的触发点,储存于存储器,在测定结束后,读出储存于存储器中的逻辑信号,基于读出的逻辑信号,在显示部进行种种的显示。
此时,作为存储器,为了储存逻辑信号,使用高速的易失存储器。这里,因为高速的易失存储器的价格比较昂贵,所以搭载于逻辑分析机的存储器的容量受到一定程度的限制。
因而,虽然收入例如100MHz以上的高速的逻辑信号是可能的,但是因为存储器容量的关系,长时间的测定,也就是大量的逻辑信号的收入是困难的。因此,如上所述,通过利用触发功能,按必要的定时仅在短时间收入逻辑信号储存于存储器。
另一方面,还存在着必须1分以上的长时间测定例如1MHz以下的中低速的逻辑信号的领域。在这一场合,为了以例如采样频率1MHz,测定16信道的逻辑信号10分钟,收入逻辑信号储存于存储器,需要1.2GB的存储器。虽然实现这种大容量的存储器是可能的,但是因为存储器的成本大幅度增加,所以在市场销售的逻辑分析机中,均不搭载这种大容量的存储器。
此外,例如在特开平4-194688号中,公开了代替上述存储器,备有外部存储装置的逻辑分析机。但是,这一外部存储装置,具有与上述存储器同一功能,由于它只能用于该逻辑分析机,所以与上述的存储器没有什么区别。
与此相反,近年来,市场销售了以连接于个人计算机等主机为使用前提,省略显示部的逻辑分析机装置。
这种逻辑分析机装置,其构成例如图2中所示。
也就是说,在图2中,逻辑分析机装置1通过与个人计算机2连接,作为一个整体构成逻辑分析机系统。
逻辑分析机装置1由输入部3、存储装置4、传送部5和控制部6构成。
输入部3输入靠传感器(未画出)从作为所要测定的电子仪器的被测定物7的各部取出的逻辑信号,把这些逻辑信号进行电平变换等整形后,按所设定的采样频率采样,输出到存储装置4。
存储装置4由易失性存储器来构成,其最大容量为数MB左右,储存从输入部3所输入的逻辑信号。
传送部5经由通信接口8与个人计算机2连接,在输入部3进行的测定结束后,读出储存于存储装置4的逻辑信号,经由通信接口8向个人计算机2送出。
控制部6通过分别控制上述输入部3、存储装置4、传送部5,按设定的触发定时收入来自被测定物7的逻辑信号,储存于存储装置4,在测定结束后从存储装置4读出逻辑信号,从传送部5向个人计算机2送出。
与此相对照,个人计算机2包括传送部2a、信号处理部2b、存储装置2c、显示装置2d和控制部2e,与逻辑分析机装置1配合,构成逻辑分析机系统。
传送部2a经由例如USB1.1等规格的通信接口8,接收来自逻辑分析机装置1的传送部5的逻辑信号,向信号处理部2b送出。
上述信号处理部2b把来自传送部2a的逻辑信号储存于存储装置2c,并且通过基于逻辑信号进行适当的处理,变换成各种显示信号,输出到显示装置2d。
在这种构成的逻辑分析机装置1和利用个人计算机2的逻辑分析机系统中,所要测定的被测定物7的电子电路的各部中的数字信号作为逻辑信号输入逻辑分析机装置1的输入部3,借此输入部3用设定的触发点收入这些逻辑信号,储存于存储装置4,在测定结束后,读出储存于存储装置4的逻辑信号,从传送部5经由通信接口输出到个人计算机2。
借此,个人计算机2靠传送部2a接收从逻辑分析机装置1所传送的逻辑信号,靠信号处理部2b进行信号处理。而且,个人计算机2把经数据保存处理过的逻辑信号储存于存储装置2c,并且把经各种显示控制处理过的逻辑信号输出到显示装置2d,在显示装置2d进行种种显示。
但是,在这种构成的逻辑分析机装置1和逻辑分析机系统中,与前述逻辑分析机装置同样,因为在内设的存储装置中,储存着测定的逻辑信号的数据,所以同样受到存储装置的存储容量的限制,即使是对中低速的逻辑信号,进行超长时间的测定也是困难的。
因此,在对逻辑信号超长时间测定时,因为大幅度地降低采样频率,进行超长时间的测定,故测定精度降低。
进而,对被测定物的电子电路的串行信号进行测定时,要准备与逻辑分析机装置不同的用于测定串行信号用的协议分析机测定串行信号,而且把由协议分析机测定的串行信号针对由逻辑分析机装置测定的逻辑信号进行整合时间轴和基准时刻是困难的。
根据以上问题本发明的目的在于提供一种并不内设大容量的存储装置,通过利用外部的主计算机,使超长时间的测定成为可能的信息收集装置和信息收集分析系统。
进而,本发明的目的在于提供一种,除了逻辑信号外,可以与这一逻辑信号整合时间轴和基准时刻,测定所要测定的被测定物的串行信号的信息收集装置和信息收集分析系统。
发明内容
实现上述目的,如果用本发明的第1构成,则在包括输入被测定物的各部中的数字信号,采样这些数字信号的输入部,经由通信接口把来自输入部的数字信号传送到进行数字信号的信号处理且储存于存储装置基于该数字信号进行种种显示的主计算机的传送部,控制输入部和传送部的控制部的信息收集装置中,其特征在于,上述传送部实时地传送来自输入部的数字信号。
根据本发明的信息收集装置,最好是,其中上述信息收集装置是逻辑分析机装置,被测定物的各部中的逻辑信号输入到上述输入部,并且上述传送部把来自输入部的逻辑信号经由通信接口或外围设备接口传送到主计算机。
根据本发明的信息收集装置,最好是,其中还备有压缩并暂时保存来自上述输入部的数字信号或逻辑信号的缓存器。
根据本发明的信息收集装置,最好是,其中上述控制部基于来自主计算机的传送指示使传送部开始进行数字信号或逻辑信号的传送。
根据本发明的信息收集装置,最好是,其中上述通信接口是高速接口。
根据本发明的信息收集装置,最好是,其中经由上述通信接口的电源线,从主计算机对信息收集装置进行供电。
根据本发明的信息收集装置,最好是,其中上述控制部,在输入部或传送部中发生错误时,以错误发生及其期间为错误信息,从传送部输出到主计算机。
根据本发明的信息收集装置,最好是,其中上述输入部从被测定物的各部输入串行信号,与数字信号或逻辑信号同步地输出这些串行信号,并且传送部与上述数字信号或逻辑信号一起,把这些串行信号也传送到主计算机。
如果用上述第1构成,则信息收集装置采样输入到输入部的数字信号,从传送部经由通信接口,实时地传送到主计算机。然后,主计算机通过对信息收集装置所传送的数字信号进行处理,实时地储存于存储装置,并且基于该数字信号进行种种显示。
因此,由于没有必要像现有那样暂时保存于内设于信息收集装置的存储装置中,所以不受信息收集装置的存储装置的存储容量限制,跨越超长时间的数字信号的测量成为可能。
此时,由于所测量的数字信号或逻辑信号实时地传送到主计算机,所以在测量结束后信息收集装置没有必要读出储存于其存储装置的数字信号,传送到主计算机。而且,由于在测量中逐次进行从信息收集装置所传送的数字信号的信号处理,所以缩短了主计算机处理信号的时间。
进而,数字信号传送到主计算机后,储存于设在主计算机中的存储装置。此时,因为近年来主计算机中设有例如几十GB以上的大容量的存储装置,所以利用此一大容量的存储装置,即使对数字信号进行超长时间的测定,也可将其可靠地储存于存储装置内。
此外,在信息收集装置一侧,储存数字信号用的存储装置成为不需要的,总体的构成被简化,小型化,进而可以降低成本。
上述信息收集装置是逻辑分析机装置,被测定物的各部中的逻辑信号输入上述输入部,并且上述传送部把来自输入部的逻辑信号经由通信接口传送到主计算机的场合,可以把跨越超长时间所测定的逻辑信号实时地传送到主计算机,储存于其存储装置。
进而,在备有一次压缩暂时储存来自上述输入部的数字信号或逻辑信号的缓存器的场合,来自输入部的数字信号或逻辑信号被一次压缩并暂时保存于缓存器,借此,即使通信接口的通信容量同一,也可提高输入部进行的采样频率,这样不但能提高测定精度,并且可以减少通信接口的信息量(传送数据量)。
此时,由于通过在缓存器中进行一次压缩,其压缩率与保存于存储装置的场合相比可以设定得低些,所以处理速度不会变慢。
在上述控制部基于来自主计算机的传送指示使传送部开始进行数字信号或逻辑信号的传送的场合,以来自主计算机的传送指示为触发器,开始数字信号或逻辑信号的采样,可以把来自所需的触发点的数字信号或逻辑信号传送到主计算机。
在上述通信接口是高速接口的场合,通过使用例如IEEE1394或USB2.0等高速接口,提高传送速度,借此进一步提高输入部的采样频率,进行例如10MHz以下程度的中低速的采样成为可能。
在经由上述通信接口的电源线,从主计算机对信息收集装置进行供电的场合,由于信息收集装置通过利用例如USB2.0的通信接口中的电源线,从主计算机供电,所以通过作为主计算机使用的例如笔记本型个人计算机,即使在无法使用外部电源的场所也可以使用(信息收集装置)。
在上述控制部在输入部或传送部中发生错误时,以错误发生及其期间为错误信息,从传送部输出到主计算机的场合,由于在主计算机一侧,基于这一错误信息,可以把握错误期间,所以可以正确地修正错误发生后的数字信号或逻辑信号的时间轴。这样一来,即便发生错误,在错误信息中因包含有错误期间,基于这一错误期间,可以正确地修正时间轴,排除时间轴的干扰,进一步提高可靠性。
在上述输入部从被测定物的各部输入串行信号,把这一串行信号与数字信号或逻辑信号同步地输出,并且传送部与上述数字信号或逻辑信号一起把这些串行信号也传送到主计算机的场合,在也进行被测定物的串行信号的测定时,没有必要另外准备协议分析机,仅靠本信息收集装置进行数字信号或逻辑信号和串行信号的测定是可能的,进而可以按同一时间轴测定、显示数字信号或逻辑信号和串行信号。
为了实现上述目的,如果用本发明的第2构成,则在由包括输入被测定物的各部中的数字信号,采样这些数字信号的输入部,经由通信接口把来自输入部的数字信号传送到主计算机的传送部,控制输入部和传送部的控制部的信息收集装置,和备有处理从信息收集装置所传送的数字信号的信号处理部,储存在信号处理部中进一步二次压缩的数字信号的存储装置,基于由信号处理部所处理的或者储存于存储装置的数字信号进行各种显示的显示部,以及控制这些的控制部的主计算机,来构成的信息收集分析系统中,其特征在于,上述信息收集装置的传送部实时地把来自输入部的数字信号传送到主计算机,上述主计算机的存储装置实时地把从信息收集装置所传送的逻辑信号储存于存储装置。
根据本发明的信息收集分析系统,最好是,其中上述信息收集装置是逻辑分析机装置,被测定物的各部中的逻辑信号输入到上述信息收集装置的输入部,并且上述信息收集装置的传送部把来自输入部的逻辑信号经由通信接口传送到主计算机。
根据本发明的信息收集分析系统,最好是,其中上述信息收集装置还备有一次压缩并暂时保存来自输入部的数字信号或逻辑信号的缓存器,主计算机的信号处理部将经信号处理过的数字信号进行二次压缩并储存在存储装置中。
根据本发明的信息收集分析系统,最好是,其中上述信息收集装置的控制部基于来自主计算机的控制部的传送指示使传送部开始进行数字信号或逻辑信号的传送。
根据本发明的信息收集分析系统,最好是,其中上述通信接口是高速接口。
根据本发明的信息收集分析系统,最好是,其中经由上述通信接口的电源线,从主计算机对信息收集装置进行供电。
根据本发明的信息收集分析系统,最好是,其中上述信息收集装置的控制部,在输入部或传送部中发生错误时,以错误发生及其期间为错误信息,从传送部输出到主计算机。
根据本发明的信息收集分析系统,最好是,其中上述信息收集装置的输入部从被测定物的各部输入串行信号,与数字信号或逻辑信号同步地输出这些串行信号,并且传送部与上述数字信号或逻辑信号一起,把这些串行信号也传送到主计算机,上述主计算机的信号处理部对这些数字信号或逻辑信号和串行信号进行信号处理,储存于存储装置。
如果用上述第2构成,则信息收集分析系统的信息收集装置,采样输入输入部的数字信号,从传送部经由通信接口实时地传送到主计算机。
而且,信息收集分析系统的主计算机,通过对从信息收集装置所传送的数字信号进行信号处理,实时地储存于存储装置,并且基于该数字信号进行种种显示。
因此,由于没有必要像现有技术那样把数字信号储存在内设于信息收集装置的存储装置内,所以不受信息收集装置的存储装置的存储容量限制,由于传送到主计算机后,储存于设在主计算机上的例如几十GB以上的大容量的存储装置,所以利用此一大容量的存储装置,即使是对数字信号进行超长时间的测定,也可将信号可靠地储存在存储装置内,使跨越超长时间的数字信号的测量成为可能。
此外,在信息收集装置一侧,不需要储存数字信号用的存储装置,总体的构成得到简化,小型化,进而可以降低成本。
此时,由于所测量的数字信号或逻辑信号实时地传送到主计算机,所以测量结束后信息收集装置没有必要读出储存于其存储装置的数字信号,向主计算机传送。而且,由于主计算机在测量中逐次进行从信息收集装置所传送的数字信号的信号处理,所以缩短了主记算机处理信号的时间。
上述信息收集装置是逻辑分析机装置,在上述信息收集装置的输入部输入被测定物各部中的逻辑信号,并且上述信息收集装置的传送部把来自输入部的逻辑信号经由通信接口传送到主计算机的场合,可以把跨越超长时间所测定的逻辑信号实时地传送到主计算机,储存于其存储装置。
进而,在上述信息收集装置备有一次压缩并暂时保存来自输入部的数字信号的缓存器的场合,来自输入部的数字信号或逻辑信号被一次压缩并暂时保存于缓存器,借此,即使通信接口的通信容量同一,提高输入部的采样频率也成为可能,可以提高测定精度,并且可以根据通信接口的信息量状态适当地进行传送。
此时,通过在缓存器中进行一次压缩,由于其压缩率与保存于存储装置的场合相比设定得低些,所以处理速度并不会变慢,此外通过主计算机的信号处理部进行二次压缩,数字信号以最适于保存的压缩率储存于存储装置。
在上述信息收集装置的控制部基于来自主计算机的控制部的传送指示使传送部开始进行数字信号或逻辑信号的传送的场合,以来自主计算机的传送指示为触发器,开始数字信号或逻辑信号的采样,可以把来自所需的触发点的数字信号或逻辑信号传送到主计算机。
在上述通信接口是高速接口的场合,通过使用例如IEEE1394或USB2.0等高速接口,实现了高速传送,借此进一步提高输入部的采样频率,进行例如10MHz以下程度的中低速的采样成为可能。
在经由上述通信接口的电源线从主计算机对信息收集装置进行供电的场合,由于信息收集装置通过利用例如USB2.0规格的通信接口中的电源线,由主计算机进行供电,所以通过例如作为主计算机使用笔记本型个人计算机,即使在无法利用外部电源的场所也可以使用(信息收集装置)。
在上述信息收集装置的控制部,在输入部或传送部中发生错误时,以错误发生及其期间作为错误信息,从传送部输出到主计算机的场合,由于可以在主计算机一侧,基于这一错误信息把握错误期间,所以可以正确地修正错误发生后的数字信号或逻辑信号的时间轴。
在上述信息收集装置的输入部,从被测定物的各部输入串行信号,把这些串行信号与数字信号或逻辑信号同步地输出,并且传送部与上述数字信号或逻辑信号一起,把这些串行信号也传送到主计算机,上述主计算机的信号处理部对这些数据信号或逻辑信号和串行信号进行信号处理,储存于存储装置,并且在显示装置中显示的场合,在还进行被测定物的串行信号的测定时,没有必要另外准备协议分析机,仅靠本信息收集装置,进行数字信号或逻辑信号和串行信号的测定是可能的,进而可以以同一时间轴测定、显示数字信号或逻辑信号和串行信号。
这样一来,如果用本发明,则在连接于主计算机使用,利用主计算机进行信号处理和显示的信息收集装置和信息收集分析系统,最好是逻辑分析机装置和逻辑分析机系统中,把靠输入部采样测定的数字信号或逻辑信号实时地经由通信接口传送到主计算机,储存于设在主计算机上的大容量的存储装置。
因而,与现有那种使用内设于信息收集装置的存储装置的场合相比,由于可以确保大容量的存储容量,所以即使是跨越超长时间所测定的数字信号或逻辑信号,也可以可靠地测定、保存。
图1是表示根据本发明的逻辑分析机系统的一个实施例的构成的概略方框图。
图2是表示现有的利用个人计算机的逻辑分析机装置之一例的构成的概略方框图。
具体实施例方式
下面,参照图1详细说明本发明的最佳实施例。
再者,虽然因为以下所述的实施例是本发明的最佳实施例,所以赋予技术上最佳的种种限定,但是除非在以下的说明中特别限定本发明的意思的描述,本发明的范围不限于这些实施例。
图1示出运用本发明的由逻辑分析机装置和个人计算机组成的逻辑分析机系统的一个实施例的构成。
在图1中,逻辑分析机系统10由逻辑分析机装置20和个人计算机30来构成。
这里,上述逻辑分析机装置20由输入部21、缓存器22、传送部23和控制部24来构成。
输入部21输入靠传感器(未画出)从作为所要测定的电子仪器的被测定物11的各部所取出的逻辑信号和串行信号,对这些逻辑信号和串行信号进行电平变换等整形后,以所设定的采样频率采样,生成由24比特的逻辑信号和两个串行信号组成的26比特宽的数字信号,附加5比特用于压缩的分段长度数据代码和1比特的校验位,形成32比特宽的数字信号,输出到缓存器22。
这里,虽然输入部21,在采样开始前,丢弃超过缓存器22的容量的数字信号,但是基于来自后述的控制部24的触发信号开始采样后,依次把采样的数字信号输出到缓存器22。
缓存器22由例如易失性存储器来构成,其容量为例如2KB左右,对从输入部21所输入的32比特宽的数字信号进行一次压缩例如分段长度压缩,储存之。
传送部23与个人计算机30经由例如USB2.0或IEEE1394等规格的高速通信接口12相连接,从缓存器22读出实时地被储存的上述32比特宽的数字信号,经由通信接口12向个人计算机30送出。
如果发生来不及传送等错误的场合,计数发生的期间,置位校验位,作为错误信息送出。在这一场合,32比特的数据宽度内,把1比特用作校验位,其余31比特用作错误发生期间的计数值。
控制部24分别控制上述输入部21、缓存器22、传送部23,借此基于来自个人计算机30的数据传送指示按设定的触发定时收入来自被测定物11的逻辑信号和串行信号,作为一次压缩的32比特宽的数字信号储存于缓存器22,依次实时地从缓存器22读出上述数据信号,再由传送部23经通信接口12向个人计算机30送出。
与此相对照,个人计算机30包括传送部31、信号处理部32、存储装置33、显示控制部34、显示装置35和控制部36。
上述传送部31经由前述高速通信接口12接收来自逻辑分析机装置20的传送部23的数字信号,向信号处理部32送出。
上述信号处理部32对来自传送部31的数字信号进行信号处理,也就是高压缩处理,此外进行错误处理后,附加下标,实时地储存于存储装置33。
上述存储装置33是作为内设于个人计算机30的辅助存储装置所设置的大容量(例如几十GB以上的存储容量)的硬盘驱动器。
上述显示控制部34把来自传送部31的数字信号直接输出到显示装置35,或者基于从存储装置33读出的数字信号,把读出的数字信号解压缩,通过进行适当的数据整形等信号处理,变换成各种显示信号,输出到显示装置35。
上述显示装置35,是例如CRT或液晶显示装置,基于来自显示控制部34的显示信号在其画面上进行画面显示。
上述控制部36进行上述传送部31、信号处理部32、存储装置33、显示控制部34、显示装置35的控制。
根据本发明实施例的逻辑分析机系统10如以上这样构成,并如以下这样工作。
也就是说,在逻辑分析机装置20中,控制部24在所要测定的被测定物11的电子电路的各部中的逻辑信号和串行信号输入到输入部21时,从输入部21收入这些逻辑信号和串行信号,形成26比特宽的数字信号,再附加6比特宽的分段长度数据,变换成32比特宽的数字信号后,作为一次压缩以分段长度压缩状态实时地储存于缓存器22。
此时,直到来自个人计算机30的数据传送指令发送,控制部24由于不进行传送部23的数字信号的传送,所以储存于缓存器22的数字信号会溢出,超过缓存器22的存储容量的数字信号将被丢弃。
然后,如果从个人计算机30送来数据传送指令,则逻辑分析机装置20的控制部24以这一数据传送指令为触发器,开始采样,由传送部23从缓存器22依次读入数字信号,实时地经由通信接口12传送到主计算机30。
这里,在出于某种理由发生传送错误的场合,逻辑分析机装置20的控制部24把错误发生的情况和计数的错误发生的期间作为32比特宽的错误信息代替数字信号储存于缓存器22,传送时由传送部23经由通信接口12把这一错误信息传送到主计算机30。
借此,个人计算机30由传送部31接收从逻辑分析机装置20传送来的数字信号,由信号处理部32进行信号处理。具体地说,信号处理部32进行数据整形并进行数据保存处理,也就是说,把来自传送部31的数字信号进一步进行高压缩,并且在存在着错误信息的场合,同样压缩这一错误信息,进而附加下标,储存于存储装置33。
再者,信号处理部32也可以在必要时,把来自传送部31的数字信号的一次压缩解压缩,输出到显示控制部34,实时地在显示装置35上进行显示。
进而,个人计算机30靠显示控制部34逐次读出储存于存储装置33的数字信号进行数据解压缩,基于复原的数字信号,也就是逻辑信号和串行信号,进行各种显示控制处理,把所生成的各种显示信号输出到显示装置35,在显示装置35上进行种种显示。
此时,显示控制部34,在从存储装置33读出的数据中包含错误信息的场合,基于这一错误信息进行错误处理,检测出错误发生的期间,按该期间修正后续的数字信号的时间轴。
由于借此,显示控制部34可以以同步的状态恢复逻辑信号和串行信号,所以可以以同一时间轴在显示装置35的画面上进行显示。
此外,显示控制部34基于从存储装置33读出的串行信号,基于由这一串行信号所指定的设定,例如字速率(ボ-レ-ト)、比特长度等,进行翻译,在显示装置35的画面上显示分配给被测定物11中所设定的代码数据的命令是可能的。
这样一来,如果用本发明,则在逻辑分析机装置20一侧不把数字信号暂时保存于存储装置而经由高速通信接口12传送到个人计算机30。而且,利用个人计算机30中所备有的例如几十GB以上的大容量的存储装置33,实时地储存数字信号,借此不受存储装置33的存储容量限制可以跨越超长时间测定从被测定物11取出的逻辑信号和串行信号,储存于存储装置33。
进而,由于被测定物11的串行信号也可以同时,与逻辑信号同步地取出测定,所以不用另外准备协议分析机,仅靠逻辑分析机装置20,同步地测定逻辑信号和串行信号是可能的。
虽然在上述实施例中,逻辑分析机装置20经由通信接口12连接于个人计算机30,但是在通信接口12还包括电源线的场合,经由通信接口12从个人计算机30向逻辑分析机装置20进行供电成为可能,通过与笔记本型个人计算机的组合,在任意的场所使用成为可能。
此外,虽然在上述实施例中,就使用个人计算机30作为主计算机的场合进行了说明,但是不限于此,使用其他种类的主计算机是可能的。
进而,虽然在上述实施例中,逻辑分析机装置20输入24信道的逻辑信号,但是不限于此,也可以输入23信道以下或25信道以上的逻辑信号。
此外,虽然在上述实施例中,逻辑分析机装置20输入2信道的串行信号,但是不限于此,也可以输入1信道或3信道以上的串行信号。
进而,虽然在上述实施例中,逻辑分析机装置20,从被测定物11还向输入部21输入串行信号,但是不限于此,也可以与现有的逻辑分析机装置同样仅输入逻辑信号。
此外,虽然在上述实施例中,作为信息收集装置使用逻辑分析机装置20,但是不限于此,显然也可以使用收入被测定物11的各部的数字信号的其他种类的信息收集装置。
发明的效果如上所述,如果用本发明,则在连接于主计算机使用,利用主计算机进行信号处理和显示的信息收集装置和信息收集分析系统,最好是在逻辑分析机装置和逻辑分析机系统中,把靠输入部测定的数字信号或逻辑信号,实时地经由通信接口传送到主计算机,保存于设在主计算机上的大容量的存储装置。
因而,与现有的使用内设于信息收集装置的存储装置的场合相比,由于可以确保大容量的存储装置,所以即使是跨越超长时间所测定的数字信号或逻辑信号,也可以可靠地测定、保存。
这样一来,如果用本发明,则可以提供不用内设大容量的存储装置,通过利用外部的主计算机,使超长时间的测定成为可能,并且除了逻辑信号外,与这一逻辑信号整合时间轴和基准时刻地,测定所要测定的被测定物的串行信号的,逻辑分析机装置和逻辑分析机系统。
权利要求
1.一种信息收集装置,包括输入被测定物的各部中的数字信号、并采样这些数字信号的输入部;经由通信接口把来自输入部的数字信号传送到主计算机的传送部,该主计算机进行数字信号处理、并将其储存于存储装置、基于该数字信号来进行种种显示;和控制输入部和传送部的控制部,其特征在于,其中上述传送部实时地传送来自输入部的数字信号。
2.权利要求1中所述的信息收集装置,其特征在于其中上述信息收集装置是逻辑分析机装置,被测定物的各部中的逻辑信号输入到上述输入部,上述传送部把来自输入部的逻辑信号经由通信接口或外围设备接口传送到主计算机。
3.权利要求1或2中所述的信息收集装置,其特征在于其中还备有压缩并暂时保存来自上述输入部的数字信号或逻辑信号的缓存器。
4.权利要求1至3中的任何一项中所述的信息收集装置,其特征在于其中上述控制部基于来自主计算机的传送指示使传送部开始进行数字信号或逻辑信号的传送。
5.权利要求1至4中的任何一项中所述的信息收集装置,其特征在于其中上述通信接口是高速接口。
6.权利要求1至5中的任何一项中所述的信息收集装置,其特征在于其中经由上述通信接口的电源线,从主计算机对信息收集装置进行供电。
7.权利要求1至6中的任何一项中所述的信息收集装置,其特征在于其中上述控制部,在输入部或传送部中发生错误时,以错误发生及其期间为错误信息,从传送部输出到主计算机。
8.权利要求1至7中的任何一项中所述的信息收集装置,其特征在于其中上述输入部从被测定物的各部输入串行信号,与数字信号或逻辑信号同步地输出这些串行信号;并且传送部与上述数字信号或逻辑信号一起,把这些串行信号也传送到主计算机。
9.一种信息收集分析系统,由包括输入被测定物的各部中的数字信号、采样这些数字信号的输入部,经由通信接口把来自输入部的数字信号传送到主计算机的传送部,控制输入部和传送部的控制部的信息收集装置;和备有处理从信息收集装置所传送的数字信号的信号处理部,储存来自信号处理部的数字信号的存储装置,基于由信号处理部所处理的或者储存于存储装置的数字信号进行各种显示的显示部,以及控制这些的控制部的主计算机;来构成,其特征在于其中上述信息收集装置的传送部实时地把来自输入部的数字信号传送到主计算机,上述主计算机的存储装置实时地把从信息收集装置所传送的逻辑信号储存于存储装置。
10.权利要求9中所述的信息收集分析系统,其特征在于其中上述信息收集装置是逻辑分析机装置,被测定物的各部中的逻辑信号输入到上述信息收集装置的输入部,并且上述信息收集装置的传送部把来自输入部的逻辑信号经由通信接口传送到主计算机。
11.权利要求9或10中所述的信息收集分析系统,其特征在于其中上述信息收集装置还备有一次压缩并暂时保存来自输入部的数字信号或逻辑信号的缓存器,主计算机的信号处理部二次压缩并在存储装置中储存经信号处理过的数字信号。
12.权利要求9至11中的任何一项中所述的信息收集分析系统,其特征在于其中上述信息收集装置的控制部基于来自主计算机控制部的传送指示使传送部开始进行数字信号或逻辑信号的传送。
13.权利要求9至12中的任何一项中所述的信息收集分析系统,其特征在于其中上述通信接口是高速接口。
14.权利要求9至13中的任何一项中所述的信息收集分析系统,其特征在于其中经由上述通信接口的电源线,从主计算机对信息收集装置进行供电。
15.权利要求9至14中的任何一项中所述的信息收集分析系统,其特征在于其中上述信息收集装置的控制部,在输入部或传送部中发生错误时,以错误发生及其期间为错误信息,从传送部输出到主计算机。
16.权利要求9至15中的任何一项中所述的信息收集分析系统,其特征在于其中从被测定物的各部向上述信息收集装置的输入部输入串行信号,与数字信号或逻辑信号同步地输出这些串行信号;并且传送部与上述数字信号或逻辑信号一起,把这些串行信号也传送到主计算机;上述主计算机的信号处理部信号处理这些数字信号或逻辑信号和串行信号,储存于存储装置。
全文摘要
提供一种不内设大容量的存储装置、通过利用外部的主计算机使超长时间的测定成为可能的信息收集装置和信息收集分析系统。由包括采样从被测定物的各部所输入的数字信号的输入部(21),经由通信接口(12)把这一数字信号实时地传送到主计算机(30)的传送部(23),控制输入部和传送部的控制部(24)的信息收集装置(20),和备有处理从信息收集装置所传送的数字信号的信号处理部(32),实时地储存所处理的数字信号的存储装置(33),基于储存于存储装置的数字信号进行各种显示的显示部(34、35),以及控制这些的控制部(36)的主计算机(30),来构成的信息收集分析系统(10)。
文档编号G01R31/317GK1527064SQ20041000058
公开日2004年9月8日 申请日期2004年1月14日 优先权日2003年1月16日
发明者远藤启治, 一, 佐藤浩一 申请人:富士施乐工程株式会社